| Реферат |
Полезная модель относится к области электросвязи и вычислительной техники, к области способов и устройств стеганографического преобразования данных, и может быть использована в связных, вычислительных и информационных системах для стеганографического сокрытия информации при обмене данными правительственными, правоохранительными, оборонными, банковскими и промышленными учреждениями, когда возникает необходимость хранения и передачи конфиденциальной информации.
Цель полезной модели – повышение степени защищённости передаваемой информации за счёт использования нелинейного алгоритма на основе произведения линейных функций двух сигналов.
Устройство сокрытия информации, содержащее блок преобразования маскируемого сигнала, блок памяти ключей, первый и второй блоки суммирования, первый, второй, третий, четвёртый, пятый, шестой, седьмой, восьмой умножители и блок деления, вход блока преобразования маскируемого сигнала является первым входом устройства, на который подаётся информативный сигнал, первый вход блока деления подключен к выходу блока преобразования маскируемого сигнала, второй вход блока деления подключен к первому выходу блока памяти ключей, первый вход первого умножителя подключен к выходу блока преобразования маскируемого сигнала, а второй вход подключен к четвёртому выходу первого блока памяти ключей, первый вход второго умножителя подключен к выходу блока деления, а второй вход подключен к пятому выходу блока памяти ключей, первый вход третьего умножителя подключен ко второму входу устройства, на который подаётся маскирующий сигнал, второй вход четвёртого умножителя подключен ко второму входу устройства, выход первого блока суммирования является первым выходом устройства, выход второго блока суммирования является вторым выходом устройства, первый вход пятого умножителя подключен к выходу блока преобразования маскируемого сигнала, а второй вход подключен к восьмому выходу блока памяти ключей, второй вход третьего умножителя подключен к седьмому выходу блока памяти ключей, первый вход четвёртого умножителя подключен к шестому выходу блока памяти ключей, первый вход шестого умножителя подключен к девятому выходу блока памяти ключей, первый вход седьмого умножителя подключен к выходу пятого умножителя, а второй вход подключен ко второму входу устройства, первый вход восьмого умножителя подключен к выходу блока деления, а второй вход подключен к выходу шестого умножителя, первый вход первого сумматора подключен ко второму выходу блока памяти ключей, второй вход первого сумматора подключен к выходу первого умножителя, третий вход первого сумматора подключен к выходу четвёртого умножителя, четвёртый вход первого сумматора подключен к выходу седьмого умножителя, первый вход второго сумматора подключен к третьему выходу блока памяти ключей, второй вход второго сумматора подключен к выходу второго умножителя, третий вход второго сумматора подключен к выходу третьего умножителя, четвёртый вход второго сумматора подключен к выходу восьмого умножителя.
|